買這商品的人也買了...
-
$726微服務架構設計模式 (Microservices Patterns: With examples in Java) -
$352對抗機器學習:機器學習系統中的攻擊和防禦 -
$528數字濾波器的 MATLAB 與 FPGA 實現 — Altera / Verilog 版, 2/e -
數字通信同步技術的 MATLAB 與 FPGA 實現 — Altera / Verilog 版, 2/e$594$564 -
$659無線通信智能處理及乾擾消除技術 -
$422FPGA 基礎、高級功能與工業電子應用書 (FPGAs: Fundamentals, Advanced Features, and Applications in Industrial Electronics) -
$551FPGA 進階開發與實踐 -
Verilog HDL 數字系統設計與驗證 — 以太網交換機案例分析$354$336 -
$284電腦視覺技術 -
Verilog HDL 算法與電路設計 -- 通信和電腦網絡典型案例$414$393 -
$760基於 YANG 的可編程網絡:用 YANG、NETCONF、RESTCONF 和 gNMI 實現網絡自動化架構 -
$210深度神經網絡 FPGA 設計與實現 -
$811多源信息融合, 3/e -
$534結構化壓縮感知理論及應用 -
FPGA 時序約束與分析$414$393 -
$327人工智能數據處理 -
$352雷達輻射源信號在線分選 -
雲計算基礎與OpenStack實踐$828$787 -
計算機系統開發與優化實戰$659$626 -
雷達輻射式模擬信號分析與處理$588$559 -
雷達電子戰系統模擬與評估$594$564 -
數字電路設計與驗證快速入門 — Verilog + SystemVerilog$594$564 -
$474ModelSim 電子系統分析及模擬, 4/e -
雷達通信的頻譜共享及一體化 關鍵技術與應用$894$849 -
$509無人系統 : 環境感知,規劃控制與集群智能
中文年末書展|繁簡參展書2書75折 詳見活動內容 »
-
75折
為你寫的 Vue Components:從原子到系統,一步步用設計思維打造面面俱到的元件實戰力 (iThome 鐵人賽系列書)$780$585 -
75折
BDD in Action, 2/e (中文版)$960$720 -
75折
看不見的戰場:社群、AI 與企業資安危機$750$563 -
79折
AI 精準提問 × 高效應用:DeepSeek、ChatGPT、Claude、Gemini、Copilot 一本搞定$390$308 -
7折
超實用!Word.Excel.PowerPoint 辦公室 Office 365 省時高手必備 50招, 4/e (暢銷回饋版)$420$294 -
75折
裂縫碎光:資安數位生存戰$550$412 -
85折
日本當代最強插畫 2025 : 150位當代最強畫師豪華作品集$640$544 -
79折
Google BI 解決方案:Looker Studio × AI 數據驅動行銷實作,完美整合 Google Analytics 4、Google Ads、ChatGPT、Gemini$630$498 -
79折
超有料 Plus!職場第一實用的 AI 工作術 - 用對 AI 工具、自動化 Agent, 讓生產力全面進化!$599$473 -
75折
從零開始學 Visual C# 2022 程式設計, 4/e (暢銷回饋版)$690$518 -
75折
Windows 11 制霸攻略:圖解 AI 與 Copilot 應用,輕鬆搞懂新手必學的 Windows 技巧$640$480 -
75折
精準駕馭 Word!論文寫作絕非難事 (好評回饋版)$480$360 -
Sam Yang 的插畫藝術:用 Procreate / PS 畫出最強男友視角 x 女孩美好日常$699$629 -
79折
AI 加持!Google Sheets 超級工作流$599$473 -
78折
想要 SSR? 快使用 Nuxt 吧!:Nuxt 讓 Vue.js 更好處理 SEO 搜尋引擎最佳化(iThome鐵人賽系列書)$780$608 -
78折
超實用!業務.總管.人資的辦公室 WORD 365 省時高手必備 50招 (第二版)$500$390 -
7折
Node-RED + YOLO + ESP32-CAM:AIoT 智慧物聯網與邊緣 AI 專題實戰$680$476 -
79折
「生成式⇄AI」:52 個零程式互動體驗,打造新世代人工智慧素養$599$473 -
7折
Windows APT Warfare:惡意程式前線戰術指南, 3/e$720$504 -
75折
我輩程式人:回顧從 Ada 到 AI 這條程式路,程式人如何改變世界的歷史與未來展望 (We, Programmers: A Chronicle of Coders from Ada to AI)$850$637 -
75折
不用自己寫!用 GitHub Copilot 搞定 LLM 應用開發$600$450 -
79折
Tensorflow 接班王者:Google JAX 深度學習又快又強大 (好評回饋版)$780$616 -
79折
GPT4 會你也會 - 共融機器人的多模態互動式情感分析 (好評回饋版)$700$553 -
79折
技術士技能檢定 電腦軟體應用丙級術科解題教本|Office 2021$460$363 -
75折
Notion 與 Notion AI 全能實戰手冊:生活、學習與職場的智慧策略 (暢銷回饋版)$560$420
相關主題
商品描述
本書針對人工智能硬件電路設計基礎、著重介紹硬件電路相關的設計知識及SoC設計開發過程中數字前端知識,包括VHDL技術、Verilog技術及HLS技術。同時將開發SoC中常用的模塊作為應用實例進行詳細講解。VHDL技術部分詳細介紹了VHDL語言的背景知識、基本語法結構和VHDL代碼的編寫方法。另外,該部分還加入了基礎電路和簡單系統的設計實例,以及設計共享的內容,以便進行代碼的分割、共享和重用。Verilog技術部分詳細介紹了與VHDL技術部分相對應的內容,以便讀者對照學習。在此基礎上,本書還給出了一些應用實例,為讀者深入研究SoC設計開發提供了具體的系統電路設計和驗證結果。本書還在附錄詳細介紹了Xilinx和Altera FPGA軟件環境下的操作步驟,以及在遠程服務器環境中使用以上環境的操作步驟。同時附上書中涉及的所有代碼,方便讀者進行復現和二次開發。
目錄大綱
第部VHDL技術
第章VHDL程序的結構00
. 庫和包集00
.. 庫00
.. 包集00
.. 庫和包集的聲明008
. 實體、構造體和配置09
.. 實體00
.. 構造體0
.. 配置0
. 課後習題0
第章VHDL語言規則0
. 常量、信號和變量0
.. 常量0
.. 信號0
.. 信號賦值語句06
.. 變量08
.. 變量賦值語句08
..6 比較信號和變量00
. 數據類型00
.. 標量類型00
.. 複合類型0
.. 存取類型09
.. 文件類型0
.. 保護類型0
. 運算操作符和屬性0
.. 運算操作符0
.. 屬性0
.. 通用屬性0
. 課後習題0
第章VHDL主要描述語句0
. 順序語句0
.. if語句0
.. case語句06
.. 比較if語句和case語句07
.. wait語句0
.. loop語句
..6 null語句
. 並行語句
.. process語句
.. block語句7
.. generate語句9
.. component實例化語句07
. 子程序076
.. 函數077
.. 過程080
. 課後習題08
第章VHDL組合邏輯電路設計08
. -6碼器08
. 具有三態輸出的8位輸入復用器089
. 6位桶形移位器09
. 課後習題096
第章VHDL時序邏輯電路設計097
. 帶異步清零端的模0計數器097
. 帶同步清零端的位移位寄存器0
. 多路輸出的時鐘頻器0
. 課後習題0
第6章VHDL狀態機設計0
6. 狀態機基本組成部
6. 狀態機設計實例07
6.. 帶同步清零端和裝載端的模0計數器07
6.. 帶異步復位端的序列檢測器0
6. 課後習題
第7章VHDL設計實例
第部Verilog技術
第8章Verilog程序結構9
8. 模塊的埠定義和I/O說明
8.. 模塊埠的定義
8.. 輸入/輸出(I/O)說明
8. 數據類型定義
8. 功能描述
8.. 連續賦值語句(assign)
8.. 過程(always)
8.. 元件例化
8. 課後習題
第9章Verilog語言規則
9. 數字和字符串
9.. 數字
9.. 字符串6
9. 數據類型7
9.. 取值集合8
9.. 網絡8
9.. 變量
9.. 向量
9.. 強度
9..6 數組
9..7 常量
9..8 命名空間6
9. 運算符7
9.. 算術運算符9
9.. 邏輯運算符0
9.. 關係運算符0
9.. 相等運算符0
9.. 位運算符0
9..6 歸約運算符
9..7 移位運算符
9..8 條件運算符
9..9 連接與復制運算符
9. 屬性
9. 課後習題
第0章Verilog主要描述語句6
0. 賦值語句6
0.. 連續賦值6
0.. 過程賦值7
0.. 過程性連續賦值8
0.. 賦值對象60
0.. 阻塞與非阻塞6
0. if語句6
0. case語句6
0. 循環語句6
0. 時間控制66
0.. 延遲控制67
0.. 事件控制67
0.. 內部賦值定時控制69
0.6 塊70
0.6. 順序塊70
0.6. 並行塊7
0.7 結構化過程7
0.7. initial結構7
0.7. always結構7
0.7. task結構7
0.7. Function結構76
0.7. 任務和函數的區別79
0.8 課後習題79
第章Verilog組合邏輯電路設計80
. -6碼器80
. 具有三態輸出的8位輸入復用器8
. 6位桶形移位器8
. 課後習題89
第章Verilog時序邏輯電路設計90
. 帶異步清零端的模0計數器90
. 帶同步清零端的位移位寄存器9
. 多路輸出的時鐘頻器9
. 課後習題96
第章Verilog狀態機設計97
. 狀態機基本組成部98
. 狀態機設計實例
.. 帶同步清零端和裝載端的模0計數器
.. 帶異步復位端的序列檢測器0
. 課後習題0
第章Verilog設計實例0
. 實例(半加器) 0
. 實例二(-編碼器)
. 實例三(優先編碼器) 07
. 實例四(乘法器) 08
. 實例五(6位併入串出寄存器) 09
.6 實例六(行波計數器構成的倍頻器)
.7 實例七(LFSR構成的倍頻器)
.8 實例八(交通信號燈)
.9 實例九(字符序列檢測狀態機) 9
.0 實例十(IIC協議-主機寫數據)
. 實例十(IIC協議-主機讀數據) 6
. 實例十二(可綜合IIC協議讀寫功能實現) 0
. 實例十三(SPI協議) 9
第部系統設計
第章HLS高層次綜合6
. 實驗創建HLS工程0
.. 步驟建立個新的工程0
.. 步驟二驗證C源代碼6
.. 步驟三高層次綜合8
.. 步驟四RTL驗證60
.. 步驟五IP創建60
. 實驗二使用TCL命令接口6
.. 步驟創建TCL文件6
.. 步驟二執行TCL文件6
. 實驗三使用Solution進行設計優化6
.. 步驟創建新的工程6
.. 步驟二優化I/O接口6
.. 步驟三析結果69
.. 步驟四優化*高吞吐量(*低間隔) 70
第6章MIPS架構處理器設計7
6. 總體結構設計7
6.. MIPS架構單週期處理器數據通路設計76
6.. 接口定義和接口時序等80
6. MIPS架構單週期設計總體連接及模擬驗證8
6.. 驗證方案8
6.. 模擬結果及析8
6. 課後習題9
第7章RISC-V架構處理器設計96
7. RISC-V處理器設計97
7.. 整體處理器設計97
7.. 取指階段電路設計98
7.. 指令碼階段電路設計00
7.. 指令執行階段電路設計0
7.. 存儲器訪問階段電路設計0
7..6 寫回階段電路設計0
7..7 異常和中斷處理機制0
7..8 鄰接互連機制0
7..9 鄰接互連指令簡介
7..0 乘法過程簡介
7. 基於RISC-V的鄰接互連處理器模擬驗證08
7.. 模擬平臺搭建08
7.. 模擬方案09
7.. 模擬結果及析
7. 課後習題6
第部基於人工智能的目標檢測
第8章基於FPGA CSoc的MobileNetV SSD目標檢測方案設計8
8. 背景介紹8
8.. SSD模型介紹8
8.. Paddle Lite簡介9
8. 方案介紹0
8.. 功能介紹0
8.. 系統設計0
8.. 數據量化
8.. Soc_system連接圖
8.. 方案創新點及關鍵技術析
8. 硬件加速器介紹及模擬
8.. 硬件加速器整體架構
8.. 捲積電路
8.. 硬件加速器波形抓取8
8. 整體加速結果析9
8.. 硬件加速器時序及資源報告9
8.. 加速結果對比與總結0
8. 課後習題
第部附錄
附錄A 在ISE設計組件下編寫VHDL項目的方法
附錄B 在Quartus設計組件下編寫VHDL項目的方法79
附錄C 人工智能邊緣實驗室-FPGA開發板調試0
附錄D 正文中的程序代碼7
