數字邏輯與數字系統設計--基於Proteus VSM和Verilog HDL ,2/E
盧建華
- 出版商: 清華大學
- 出版日期: 2025-07-01
- 售價: $474
- 語言: 簡體中文
- 頁數: 383
- ISBN: 7302693854
- ISBN-13: 9787302693857
-
相關分類:
邏輯設計 Logic-design、Verilog
下單後立即進貨 (約4週~6週)
相關主題
商品描述
本書介紹了數字電路的 基本概念和工作原理,並以 Proteus ISIS為輔助工具, 用可視化方式實現了數字邏 輯電路的分析和設計,有利 於加深讀者對數字邏輯電路 和數字系統設計的理解。與 此同時,本書通過大量實例 將目前數字系統設計中常用 的Verilog硬件描述語言引入 數字邏輯電路的設計過程中 ,使讀者盡可能早地接觸新 的設計方法,不僅為本課程 的教學開拓新路,同時也為 將此類方法用於後續課程的 學習打下良好基礎。本書內 容包括基礎知識、邏輯代數 基礎、邏輯門電路、組合邏 輯基礎、組合邏輯電路、時 序邏輯基礎、時序邏輯電路 、脈沖數字電路、轉換電路 、可編程邏輯基礎、數字系 統設計基礎等。 本書可作為計算機類、 電子類、自動化類等相關專 業的本科生教材或教學參考 書,也可供相關專業的工程 技術人員參考。
作者簡介
盧建華,女,碩士,畢業於東北大學。現為武漢科技大學計算機科學與技術學院副教授,從事計算機系統結構和嵌入式系統等計算機硬件相關技術的研究,並長期承擔“數字邏輯”“計算機組成原理”“計算機系統結構”“接口與通信技術”等課程的教學工作。主編《數字邏輯與數字系統設計——基於ProteusVSM和VerilogHDL》,並參與編寫《現代微機系統與接口技術》;主持多項教學研究項目;公開發表多篇學術論文、教研論文。
目錄大綱
第1章 基礎知識
1.1 概述
1.1.1 數字信號與模擬信號
1.1.2 數字系統的基本結構
1.2 常用數制及其轉換
1.2.1 十進制
1.2.2 二進制
1.2.3 二進制數與十進制數之間的相互轉換
1.2.4 八進制數和十六進制數及其與二進制數之間的轉換
1.2.5 八進制在數制轉換中的橋梁作用
1.2.6 不同數制數據的後綴表示
1.3 帶符號二進制數的表示方法
1.3.1 原碼
1.3.2 反碼
1.3.3 補碼
1.3.4 二進制數的加、減法運算
1.4 常用編碼
1.4.1 二-十進制編碼(BCD碼)
1.4.2 格雷碼
1.4.3 ASCII碼
1.5 Proteus軟件簡介
1.5.1 Proteus簡介
1.5.2 Proteus ISIS簡介
1.5.3 Proteus ISIS實用快捷鍵
小結
思考題與習題
第2章 邏輯代數基礎
2.1 邏輯變量與邏輯函數
2.2 基本邏輯運算與基本邏輯門
2.2.1 邏輯與運算和與門
2.2.2 邏輯或運算和或門
2.2.3 邏輯非運算和非門
2.2.4 基本邏輯門的其他符號表示
2.2.5 由基本邏輯門構成的其他覆合門
2.2.6 邏輯門電路的使能禁止特性
2.3 邏輯代數的公式與規則
2.3.1 基本公式
2.3.2 常用公式
2.3.3 關於等式的基本規則
2.4 邏輯函數的表示方法
2.4.1 邏輯真值表
2.4.2 邏輯函數表達式
2.4.3 邏輯圖
2.4.4 卡諾圖
2.4.5 波形圖
2.5 邏輯函數的標準形式
2.5.1 常用的邏輯函數式
2.5.2 邏輯函數的與-或式和或-與式
2.5.3 小項和 項
2.5.4 邏輯函數的標準與-或式和標準或-與式
本書介紹了數字電路的 基本概念和工作原理,並以 Proteus ISIS為輔助工具, 用可視化方式實現了數字邏 輯電路的分析和設計,有利 於加深讀者對數字邏輯電路 和數字系統設計的理解。與 此同時,本書通過大量實例 將目前數字系統設計中常用 的Verilog硬件描述語言引入 數字邏輯電路的設計過程中 ,使讀者盡可能早地接觸新 的設計方法,不僅為本課程 的教學開拓新路,同時也為 將此類方法用於後續課程的 學習打下良好基礎。本書內 容包括基礎知識、邏輯代數 基礎、邏輯門電路、組合邏 輯基礎、組合邏輯電路、時 序邏輯基礎、時序邏輯電路 、脈沖數字電路、轉換電路 、可編程邏輯基礎、數字系 統設計基礎等。 本書可作為計算機類、 電子類、自動化類等相關專 業的本科生教材或教學參考 書,也可供相關專業的工程 技術人員參考。