買這商品的人也買了...
-
數位積體電路設計 ─ 從 IC Design 的實務面介紹 Verilog 硬體描述語言$560$549 -
Data Converters, Phase-Locked Loops, and Their Applications$2,400$2,280 -
Amplifiers, Comparators, Multipliers, Filters, and Oscillators$2,400$2,280 -
Linux 網路內功修煉 - 徹底了解底層原理及高性能架構$780$663 -
高速伺服器應用開發 - Linux 上使用 C/C++$880$695 -
$626運算放大器權威指南, 5/e (Op Amps for Everyone, 5/e) -
System Verilog 驗證:測試平臺編寫指南, 3/e (SystemVerilog for Verification: A Guide to Learning the Testbench Language Features, 3/e)$588$559 -
半導體先進封裝技術$1,134$1,077 -
Linux 源碼趣讀$948$901 -
$465ChatGLM3 大模型本地化部署、應用開發與微調 -
乾脆一次搞清楚:最完整詳細網路協定全書, 2/e$780$616 -
OpenAI API 接口應用實戰$594$564 -
遞迴演算法大師親授面試心法:Python 與 JavaScript 解題全攻略 (The Recursive Book of Recursion)$680$530 -
ASIC 設計與綜合:使用 Verilog 進行 RTL 設計$468$445 -
LLM 大型語言模型的絕世祕笈:27路獨步劍法,帶你闖蕩生成式 AI 的五湖四海 (iThome鐵人賽系列書)$650$507 -
C++ 之美:代碼簡潔、安全又跑得快的 30個要訣 (Beautiful C++: 30 Core Guidelines for Writing Clean, Safe, and Fast Code)$654$621 -
AI 繪圖邁向視覺設計$720$569 -
AI 時代 Math 元年 - 用 Python 全精通程式設計 (黑白印刷)$1,280$1,011 -
資料可視化王者 -- 用 Python 讓 AI 活躍在圖表世界中$1,580$1,248 -
AI 時代 Math 元年 - 用 Python 全精通機器學習 (黑白印刷)$1,080$853 -
AI 時代 Math 元年 - 用 Python 全精通數學要素, 2/e (黑白印刷)$980$774 -
AI 獨家解密 - DALL·E、Midjourney、Stable Diffusion Python 打開圖片生成原理潘朵拉盒子$980$774 -
GitHub Copilot 讓你寫程式快 10 倍!AI 程式開發大解放$690$545 -
AI Prompt for Excel – 打造智慧流工作術$650$514 -
不加班也能升職!49天打造你的 AI 工作流:Z世代數位分身放大絕$720$569
相關主題
商品描述
Sequential Logic and Verilog HDL Fundamentals discusses the analysis and synthesis of synchronous and asynchronous sequential machines. These machines are implemented using Verilog Hardware Description Language (HDL), in accordance with the Institute of Electrical and Electronics Engineers (IEEE) Standard: 1364-1995.
The book concentrates on sequential logic design with a focus on the design of various Verilog HDL projects. Emphasis is placed on structured and rigorous design principles that can be applied to practical applications. Each step of the analysis and synthesis procedures is clearly delineated. Each method that is presented is expounded in sufficient detail with accompanying examples. Many analysis and synthesis examples use mixed-logic symbols incorporating both positive- and negative-input logic gates for NAND (not AND) and NOR (not OR) logic, while other examples utilize only positive-input logic gates. The use of mixed logic parallels the use of these symbols in the industry.
The book is intended to be a tutorial, and as such, is comprehensive and self-contained. All designs are carried through to completion―nothing is left unfinished or partially designed. Each chapter contains numerous problems of varying complexity to be designed by the reader using Verilog HDL design techniques. The Verilog HDL designs include the design module, the test bench module that tests the design for correct functionality, the outputs obtained from the test bench, and the waveforms obtained from the test bench.
Sequential Logic and Verilog HDL Fundamentals presents Verilog HDL with numerous design examples to help the reader thoroughly understand this popular hardware description language. The book is designed for practicing electrical engineers, computer engineers, and computer scientists; for graduate students in electrical engineering, computer engineering, and computer science; and for senior-level undergraduate students.
商品描述(中文翻譯)
《順序邏輯與 Verilog HDL 基礎》討論同步和非同步順序機器的分析與綜合。這些機器是使用 Verilog 硬體描述語言 (HDL) 實現的,符合電氣和電子工程師學會 (IEEE) 標準:1364-1995。
本書專注於順序邏輯設計,重點在於各種 Verilog HDL 專案的設計。強調結構化和嚴謹的設計原則,這些原則可以應用於實際應用中。分析和綜合程序的每一步驟都清晰地劃分。每種方法都詳細闡述,並附有示例。許多分析和綜合示例使用混合邏輯符號,結合正輸入和負輸入邏輯閘,用於 NAND(非 AND)和 NOR(非 OR)邏輯,而其他示例則僅使用正輸入邏輯閘。混合邏輯的使用與這些符號在業界的使用相呼應。
本書旨在作為教程,因此內容全面且自成一體。所有設計都完成到最後一個步驟——沒有任何未完成或部分設計的內容。每章包含多個不同複雜度的問題,供讀者使用 Verilog HDL 設計技術進行設計。Verilog HDL 設計包括設計模組、測試設計正確功能的測試平台模組、從測試平台獲得的輸出,以及從測試平台獲得的波形。
《順序邏輯與 Verilog HDL 基礎》提供了許多設計示例,幫助讀者徹底理解這種流行的硬體描述語言。本書適合實務中的電氣工程師、計算機工程師和計算機科學家;電氣工程、計算機工程和計算機科學的研究生;以及高年級本科生。
