買這商品的人也買了...
-
$530$504 -
$580$458 -
$301Xilinx Zynq SoC 與嵌入式 Linux 設計實戰指南 (兼容ARM Cortex-A9的設計方法)
-
$281SystemVerilog 驗證
-
$199FPGA 深度解析
-
$279Xilinx ZYNQ-7000AP SoC 開發實戰指南
-
$320$288 -
$580$522 -
$806深入理解 Android 內核設計思想, 2/e (上下冊)
-
$257Xilinx FPGA 原理與實踐 基於 Vivado 和 Verilog HDL
-
$658Xilinx FPGA 權威設計指南:基於 Vivado 2018 集成開發環境
-
$314計算機系統設計 (上冊) — 基於 FPGA 的 RISC 處理器設計與實現
-
$360$324 -
$1,074$1,020 -
$168Vivado 從此開始 (進階篇)
-
$414$393 -
$708$673 -
$1,194$1,134 -
$594$564 -
$207MATLAB 電磁場與微波技術模擬
-
$1,134Intel Quartus Prime 數字系統設計權威指南 :從數字邏輯、Verilog HDL 到復雜數字系統的實現
-
$380$342 -
$354$336 -
$474$450 -
$400$360
相關主題
商品描述
本書以Xilinx公司的Vivado 2018集成開發環境作為復雜數字系統設計的平臺,以基礎的數字邏輯和數字電路知識為起點,以Xilinx 7系列可編程邏輯器件和Verilog HDL為載體,詳細介紹了數字系統中基本邏輯單元RTL描述方法。在此基礎上,實現了復雜數字系統設計、數模混合系統設計和基於Cortex-M1處理器軟核的片上嵌入式系統設計。全書共10章,內容主要包括數字邏輯基礎、數字邏輯電路、可編程邏輯器件原理、Vivado集成開發環境設計流程、Verilog HDL語言規範、基本數字邏輯單元Verilog HDL描述、復雜數字系統設計和實現、數模混合系統設計、片上嵌入式系統的構建和實現,以及圖像採集、處理系統的構建和實現。本書適合於需要系統掌握Verilog HDL和Vivado集成開發環境基本設計流程的初學者,同時也適用於需要掌握ARM嵌入式系統軟件和硬件設計方法的嵌入式開發工程師。